【四技試題】
【C】01.有關電腦開機自我測試(power on self test)之敘述,下列何者錯誤? (A)會對CPU和動態記憶體等硬體做測試 (B)該開機自我測試階段是在作業系統載入前 (C)該段程式碼是存放在硬式磁碟機中 (D)該段程式碼屬於BIOS的一部分。[100商業]
開機自我測試程式是BIOS的功能之一,存放在ROM中。
【B】02.下列敘述何者正確? (A)暫存器是一種主記憶體 (B)唯讀記憶體是一種主記憶體 (C)快取記憶體是一種輔助記憶體 (D)隨機存取記憶體是一種輔助記憶體。[100管理]
暫存器:CPU內部記憶體。唯讀記憶體:主記憶體。快取記憶體:主記憶體。隨機存取記憶體:主記憶體。
【A】03.下列何者位於電腦的中央處理器內? (A)暫存器 (B)隨身碟 (C)硬式磁碟 (D)隨機存取記憶體。[100管理]
位於CPU內部的記憶體:暫存器、快取記憶體。
【A】04.下列有關微處理器的敘述,何者正確? (A)時脈(clock)是時脈頻率(clock frequency)的倒數 (B)位址暫存器可用以存放各種狀態或運算的結果 (C)相較於多核心微處理器,單核心微處理器更適合多工環境 (D)執行週期(execution cycle)包括擷取、解碼、執行三個主要步驟。[101商業]
【D】05.一個單核心CPU無法執行下列哪一種作業? (A)單人單工 (B)單人多工 (C)分時處理 (D)平行處理。[101管理]
平行處理:在一台多個處理器的電腦或由多台電腦組成的電腦系統,各個處理器透過一個平台傳遞資訊,同時處理一件工作。
【C】06.某微處理器時脈頻率為100MHz,假設執行1個指令需要3個時脈,則執行該指令需要多少時間? (A)0.3ns (B)3ns (C)30ns (D)300ns。[101管理]
3×1/(100×106) = 30ns
【C】07.當電腦一開機時,下列哪個程式或應用軟體會先檢測電腦硬體及周邊裝置? (A)編譯軟體 (B)WinRAR (C)BIOS (D)文書處理軟體。[102資電]
【C】08.電腦常用的時間單位有:微秒(μs)、披秒(ps)、毫秒(ms)及奈秒(ns),請問下列哪一項數值所代表的時間長度最長? (A)1ms (B)500ns
(C)1024μs (D)100000ps。[102管理]
(A)1ms = 10-3s。(B)500ns = 500×10-9 = 5×10-7s。(C)1024μs = 1024×10-6
= 1.024×10-3s。(D)100000ps = 105×10-12
= 10-7s
【D】09.在一般的電腦記憶體階層(Memory Hierarchy)中,下列記憶體元件何者存取速度最快? (A)SRAM (B)Flash ROM
(C)DRAM (D)Register。[103資電]
【A】10.電腦內的數位晶片運作主要是靠時脈(Clock)來達成同步,請問下列時脈週期(Clock Period)的時間單位何者最小? (A)picosecond(ps)
(B)millisecond(ms) (C)nanosecond(ns) (D)microsecond(μs)。[103資電]
【D】11.在時間單位中,下列哪一種表示法和10µs的百萬分之一的意義相同? (A)10ts (B)0.1ms (C)1000ns (D)10ps。[104商業]
10µs×10-6 = 10×10-6×10-6
= 10×10-12 = 10ps
【C】12.某個CPU之型號為Intel Core 2 Duo DeskTop
3.0G,對於此編號的意義,下列敘述何者錯誤? (A)此CPU之工作時脈是3.0GHz (B)此CPU適合於桌上型電腦 (C)此CPU內含四個運算核心 (D)此CPU為Intel公司產品。[104資電]
Intel Core 2分為Solo(單核,只限筆記型電腦)、Duo(雙核)、Quad(四核)及Extreme(極致版)型號。
【C】13.下列何者不是衡量CPU效能的常用指標? (A)時脈速度 (B)快取記憶體容量 (C)輔助記憶體容量 (D)資料匯流排位元數。[104管理]
【C】14.下列哪一選項是依裝置之存取速度由快至慢排列? (A)主記憶體→暫存器→硬碟→光碟 (B)主記憶體→暫存器→光碟→硬碟 (C)暫存器→主記憶體→硬碟→光碟 (D)暫存器→主記憶體→光碟→硬碟。[105管理]
存取速率由快至慢:暫存器>快取記憶體>主記憶體>輔助記憶體(硬碟>隨身碟>光碟)
【C】15.若某CPU執行一個A指令需時25奈秒(nanosecond, ns),則一秒鐘可以執行多少百萬個A指令? (A)0.00004 (B)0.04 (C)40 (D)40000。[105管理]
1÷(25×10-9) = 0.04×109
= 40×106 = 40百萬個指令
【D】16.下列有關CPU中央處理單元的敘述,何者正確? (A)bps(bits per second)是一種CPU時脈頻率的單位 (B)CPU通常內建快閃記憶體用來暫時存放要處理的指令資料 (C)CPU的一個機器週期包括擷取、解碼、執行、運算四個主要步驟 (D)RISC精簡指令集比CISC複雜指令集較適用於智慧型手機。[107商業]
(A)bps是網路傳輸速度的單位;(B)暫存器:用來暫時存放目前指令的位址資料或計算中資料;(C)機器週期包括擷取、解碼、執行、儲存。
【C】17.關於中央處理器(Central Processing Unit, CPU)的描述,下列何者正確? (A)因為其安裝位置一般位在電腦主機板的中央位置,故稱為中央處理器 (B)主要功能為執行高速的邏輯與算術運算,且內部不具有任何形式的記憶體 (C)是一種積體電路,用以執行軟體程式中的指令 (D)在電腦開機並載入作業系統之後,CPU才會開始運作。[107資電]
CPU是由CU、ALU、暫存器、快取記憶體等單元組成,主要功能是解釋電腦指令以及處理電腦軟體中的資料。
【D】18.下列有關快取記憶體(Cache Memory)的描述,何者正確? (A)是一種動態隨機存取記憶體(DRAM) (B)主要功能是做為電腦開機時,儲存基礎輸入輸出系統(BIOS)內的程式之用,以加速開機 (C)是EEPROM的一種,存取速度高於一般EEPROM,且電腦電源關閉之後,其內容仍然會被保存 (D)在一般的個人電腦中,其存取的速度低於中央處理器內部暫存器的速度,但高於主記憶體的速度。[107資電]
快取記憶體的材質為靜態隨機存取記憶體SRAM,解決CPU與主記憶體DRAM之間速度不平衡的現象,用來暫時儲存讀過的資料,下次讀取相同資料時,就直接從Cache讀取,不用再從輔助記憶體中讀取,增進處理效能。
存取速率由快而慢:暫存器>快取記憶體>主記憶體>輔助記憶體
【C】19.如果說某電腦是採4GHz運行中,則下列關於該電腦的敘述何者最正確? (A)網路傳輸速度為4GHz (B)有4GHz的主記憶體 (C)系統時鐘時脈頻率為40億Hz (D)中央處理器有4GHz的快取記憶體。[107管理]
時脈頻率高,代表電腦執行快,處理效能高。4GHz為每秒40億次震盪。
【C】20.有關PC上BIOS的敘述,下列何者不正確? (A)它所存放的元件位於主機板上 (B)是開機程序的控制程式 (C)全名為Binary Input/Output
System (D)對電腦設備進行一系列的檢查與測試。[108商業]
基本輸入/輸出系統(BIOS, Basic
Input/Output System)
【A】21.下列關於CPU的敘述,何者正確? (A)暫存器是CPU內部的記憶體 (B)CPU內部快取記憶體使用Flash Memory (C)具有32條控制匯流排排線的CPU,最大定址空間為4GB (D)CPU時脈頻率的單位是MIPS。[108管理]
(B)內部快取記憶體使用靜態隨機存取記憶體SRAM。(C)32條位址匯流排排線的CPU,最大定址空間為4GB。(D)時脈頻率的單位是MHz。
【C】22.關於個人電腦CPU中的「快取記憶體」,下列敘述何者正確? (A)常見的規格可以分為DDR2、DDR3、DDR4,數字越小,傳輸速度越快 (B)快取記憶體在斷電後,可以持續保存資料,所以其成本較高,容量較小 (C)通常利用靜態隨機存取記憶體(SRAM)來製作 (D)與固態硬碟一樣使用快閃記憶體(Flash Memory)來製作。[109商業]
快取記憶體:材質為靜態隨機存取記憶體SRAM,解決CPU與主記憶體DRAM之間速度不平衡的現象。
【D】23.某一中央處理器(CPU)的時脈(Clock)是4.0GHz,則其中GHz是指下列何者? (A)每秒100萬次 (B)每秒1000萬次 (C)每秒1億次 (D)每秒10億次。[109商業]
GHz(Giga Hertz):每秒十億次震盪。
【D】24.下列關於CPU中「程式計數器(Program Counter, PC)」的敘述,何者正確? (A)PC是一個快取記憶體,用來暫時存放指令執行的資料 (B)PC是一個時間計數器,存放目前CPU運作的時間 (C)PC用來記錄程式運作的總數,用以調整匯流排的速度 (D)PC用來暫存下一個要執行指令的位址。[110商業]
程式計數器:指出下一個要執行指令的記憶體位址。
【D】25.某甲寫了幾個二維度的(two-dimensional)矩陣運算的程式,正在尋找加速這些程式的運算速度的方法,關於繪圖處理器GPU與中央處理器CPU,下列敘述何者錯誤? (A)GPU不論在雲端伺服器以及手機當中都經常被用來加速運算 (B)GPU比起CPU更適合執行大量且大型的矩陣運算 (C)GPU除了做為顯示卡中3D圖像顯示時運算加速用途,針對矩陣相乘的運算加速效果也很好 (D)CPU無法執行二維的矩陣相乘的運算,因此二維矩陣相乘的程式碼必須交給GPU才能執行。[110資電]
CPU可以執行二維的矩陣相乘的運算。
【B】26.下列有關CPU的敘述,何者錯誤? (A)CPU時脈頻率的單位是Hz (B)多核心CPU是指在主機板上安裝多顆CPU (C)暫存器與L1快取記憶體是CPU內部的儲存裝置 (D)CPU執行一個指令的過程可依序分為擷取、解碼、執行、儲存等四個步驟。[110管理]
多核心:在同一積體電路中整合多個獨立處理器的CPU。
【B】27.有一脈波的頻率為25KHz,脈波寬度(Pulse Width)為0.025ms,脈波週期時間及工作週期各為多少? (A)0.04ms及75% (B)0.04ms及62.5% (C)0.05ms及50% (D)0.05ms及37.5%。[111資電]
【B】28.關於個人電腦CPU的敘述,下列何者正確? (A)指令暫存器可用來存放下一個要執行的指令位址 (B)多核心CPU比單核心CPU較易支援平行處理 (C)快取記憶體通常分L1、L2、L3,其中L2、L3內建於CPU之中 (D)CPU的運作中一個機器週期包括擷取、編碼、執行、儲存四個主要步驟。[112商業]
(A)指令暫存器:存放記憶體中載入的運算碼。
(C)L1、L2在CPU內部,L3在CPU外部。
(D)機器週期包括擷取、解碼、執行、儲存四個主要步驟。
【D】29.微處理機指令之執行,一般可概分為三個階段:指令提取階段、指令解碼階段及指令執行階段,關於微處理機指令執行之敘述,下列何者錯誤? (A)於指令提取階段中,微處理機依據程式計數器(Program Counter, PC)中之指令位址,至記憶體讀取指令。讀取完畢後,PC會自動遞增,指向下一個指令位址 (B)於指令解碼階段中,微處理機將指令分解成運算碼(Operation Code, OP
Code)及運算元(Operand),其中運算碼代表指令執行之功能,而運算元則是代表指令執行運算之對象 (C)於指令執行階段中,通常必須先提取所需之運算元,才能進行欲執行之指令功能 (D)有些指令可不須經過指令解碼階段,即可直接執行。[111資電]
【B】30.微處理機之中斷種類主要分為硬體中斷與軟體中斷二類,關於硬體中斷或軟體中斷之敘述,下列何者錯誤? (A)硬體中斷可分為可遮罩中斷(Maskable Interrupt, MI)及不可遮罩中斷(Non-Maskable Interrupt,
NMI)二類 (B)NMI可透過中斷遮罩暫存器(Interrupt Mask
Register, IMR)來設定遮罩位元,以接受或拒絕NMI (C)軟體中斷是由程式透過作業系統服務執行中斷指令 (D)週邊裝置可透過微處理機的INTR(Interrupt Request)接腳來送出硬體中斷。[111資電]
【A】31.微處理機在執行指令時,經常以管線(Pipeline)技術來加速執行效率,通常相同的指令數可用較少時序完成。若在執行精簡指令集RISC之指令時,可分為四個相同執行時間之步驟:指令提取、指令解碼、運算元提取、指令執行,並分別交派給四個不同處理單元負責。若以管線技術執行指令時,在不考慮跳躍或資料相依狀況下,需執行多少指令數可使有管線執行方式比無管線執行方式快3倍? (A)9 (B)8 (C)7 (D)6。[111資電]
【D】32.關於多核心微處理機(Multi-Core Microprocessor)與多處理機(Multi-Processor)系統之敘述,下列何者錯誤? (A)微處理機中之核心是指能夠獨立進行運算,並具備固定硬體結構,通常包含專屬的算術/邏輯單元(ALU)、控制單元(CU)及快取記憶體等 (B)多核心微處理機是將多個計算核心設計在一個微處理機元件中 (C)多處理機指的是一部計算機系統中,同時包含並使用多個微處理機 (D)具備二個單核心微處理機之多處理機系統比雙核心微處理機之成本低、耗能少及效能高。[111資電]
【二技試題】
【B】01.若有一CPU的指令執行週期可分為五個步驟:A表讀取運算元、B表提取運算碼、C表執行指令、D表儲存結果、E表解碼,則其執行順序是 (A)E、B、A、C、D (B)B、E、A、C、D (C)A、E、C、B、D (D)B、E、A、D、C。[90護理]
指令週期為擷取運算碼→解碼→讀取運算碼→執行→儲存。
【A】02.CPU的速度為5MIPS時,則執行一個指令平均時間為何? (A)0.2μs (B)0.2ns
(C)5μs (D)5ms。[91管理]
5MIPS為每秒可以執行5 × 106個指令,執行1個指令須1 ÷ (5 × 106) =
0.2 × 10-6 =
0.2μs
【C】03.下列關於微處理器之定址方式(addressing)之敘述,何者為錯誤? (A)任何微處理器均具有單一位址定址方式(single-component
addressing) (B)指令在各種不同的定址方式下,其執行時所需的時脈週期數通常不會一樣
(C)定址方式就是指令獲取運算碼(op code)的方法 (D)合成定址方式(composite
addressing)之目的是為了方便存取些特殊資料結構。[92電子]
【B】04.關於複雜指令集(CISC)和精簡指令集(RISC)處理器(CPU)之特性,下列敘述何者正確?
(A)CISC可高度運用管線(pipeline)技術 (B)CISC之程式機器碼(program machine code)通常較短 (C)RISC之程式碼較不易做最佳化(optimization) (D)RISC之平均指令週期(instruction cycle)較長。[92電機]
【B】05.某一處理器(CPU)的時脈速率(clock
rate)為60MHz,若平均執行每一指令所需的時脈週期(CPI)為4,則此電腦之MIPS為多少? (A)60 (B)15 (C)240 (D)66。[92電機]
每秒可執行60 × 106 ÷ 4 =
15 × 106 =
15MIPS
【D】06.在微處理機中,下列何者負責記錄CPU下一個所要執行的指令在記憶體中之位址? (A)堆疊指標(stack pointer) (B)指令暫存器(instruction register)
(C)累加器(accumulator) (D)程式計數器(program counter)。[92管理]
程式計數器的功能是記錄下一個將要執行指令的位址。
【D】07.在啟動一個可執行檔後,會產生一個新的程序(process)。下列何者最不可能為程序區塊(process control block)儲存的內容? (A)程序的狀態(status) (B)程式計數器(program counter) (C)暫存器(register)的內容 (D)可執行檔儲存在硬碟的位置。[92管理]
【B】08.假設三個程序(process)於時刻0秒同時到達,且其所需的CPU時間分別為5, 3, 4秒。若CPU在時刻12秒時可執行完此三個程序,在使用不同的CPU排程策略下,則此三個程序的平均等待時間最少可為幾秒? (A)7/3 (B)10/3 (C)13/3
(D)16/3。[92管理]
【A】09.下列何者不是微處理機中完成一個指令的基本動作? (A)編碼(encode) (B)解碼(decode) (C)拿取(fetch) (D)執行(execute)。[92管理]
不管電腦在進行什麼工作,對CPU來說只是不斷地重複進行擷取(fetching)、解碼(Decoding)、執行(Execute)及儲存(storing)等動作,而這些重複的動作稱為指令週期或機器週期。
【A】10.傳統單一中央處理器電腦,執行一個指令需要以下四個步驟:擷取(fetch)、解碼(decode)、執行(execute)、儲存(store),試問中央處理器中哪一個單元負責指令解碼的任務? (A)控制單元(control unit) (B)算術邏輯單元(ALU) (C)輸入/輸出單元(input/output unit) (D)暫存器(register)。[92護理]
解碼由控制單元負責。
【C】11.工作頻率為40MHz之32位元CPU,若其匯流排之讀寫週期為4個時脈(clock),則匯流排的最大資料轉移率為 (A)10MBytes/sec
(B)20MBytes/sec (C)40MBytes/sec (D)80MBytes/sec。[93電子]
【D】12.下列何者是中央處理單元(CPU)內之控制單元(control unit)於操作週期(machine cycle)中的執行步驟? (A)編碼(encode)→擷取(fetch)→執行(execute) (B)擷取(fetch)→編碼(encode)→執行(execute) (C)擷取(fetch)→執行(execute)→解碼(decode) (D)擷取(fetch)→解碼(decode)→執行(execute)。[93電機]
【B】13.下表為一組程序(process)的到達時間及所需之CPU時間的列表:
程序 |
到達時間 |
所需之CPU時間 |
1 |
0ms |
5ms |
2 |
2ms |
9ms |
3 |
2ms |
4ms |
4 |
3ms |
7ms |
若使用SJF(shortest-job-first)排程法,則此組程序全部完成的平均往返時間(average turnaround
time)為何?(註:一程序的往返時間係指其從到達至完成之間隔) (A)11ms (B)12ms (C)13ms
(D)14ms。[93管理]
【D】14.在微處理器設計中,EX(execution)表示指令執行,IF(instruction fetch)表示指令擷取,DA(instruction decode
and addressing)表示指令解碼及計算運算位元位址,OF(operand fetch)表示運算元擷取,試問微處理器執行一指令時,正確順序為何? (A)IF→OF→DA→EX (B)IF→EX→DA→OF (C)OF→OF→DA→EX (D)IF→DA→OF→EX。[93護理]
【C】15.BIOS是電腦啟動時的一小段程式,試問BIOS的英文全名為何? (A)Basic Import Outport
System (B)Binary Input Output System (C)Basic Input Output System (D)Binary
Import Outport System。[93護理]
【C】16.試問一奈秒(nanosecond)的時間等於多少秒? (A)10-3 (B)10-6
(C)10-9 (D)10-12。[93護理]
【A】17.一般微處理器(CPU)所稱的「位元數」(bit,例如32bits微處理器)係指 (A)存取指令與資料之匯流排寬度 (B)微處理器執行一指令週期之速度 (C)微處理器所支援為指令的總數 (D)微處理器執行程式之整體效率衡量標準。[93護理]
【B】18.試問下列何種系統或軟體之處理方式,會降低處理器處理特定程式之效能? (A)向量(vector)處理方式 (B)多元程式(multiprocessor)處理方式 (C)多處理器(multiprocessor)處理方式 (D)管線(pipeline)處理方式。[93護理]
【D】19.下列有關快取記憶體(cache memory)的描述,何者不正確? (A)採用寫回(write back)技術,可能造成記憶體間資料不一致 (B)採用寫透(write through)技術,會造成記憶體間資料流量變大 (C)利用資料參考的區域性(locality of data
reference),降低存取主記憶體的次數 (D)直接對映(direct mapping)是指將多個主記憶體區段與快取記憶體中之區段集合(set)進行位址對映。[94電機]
【D】20.硬體之敘述,何者正確? (A)電腦硬體規格上註明512MB 400MHz SDRAM是指電腦所用中央處理器(CPU)之型號與速度 (B)電腦的基本輸入輸出系統(BIOS)通常存放於隨機存取記憶體(RAM)中 (C)小型電腦標準系統介面(SCSI),是一種網路卡(network interface card)
(D)電腦開機時出現「On Board Parity Error!」的錯誤訊息,可能是隨機存取記憶體有問題。[94管理]
(A)指的是主記憶體的規格與工作頻率。(B)BIOS通常使用ROM來儲存。(C)SCSI為周邊設備的連接介面,例如:連接硬碟機、光碟機、掃描器等。
【D】21.假設有一個程式在某一台電腦中執行需要100秒,其中乘法指令共花掉80秒的時間。若想縮短執行時間,前提是只增加乘法器的速度,試問該乘法器的速度至少需要提升為幾倍,才能將執行時間從100秒縮短為25秒? (A)4倍 (B)5倍 (C)12倍 (D)16倍。[94管理]
【B】22.您在購買電腦主機內的CPU時,應當考慮下列哪一項規格? (A)dpi (B)GHz (C)pixel
(D)ppm。[94護理]
時脈頻率(GHz):固定時間間隔所送給CPU的脈波訊號,以驅動CPU工作的節奏,時脈愈高,執行的速度就愈快。
【B】23.個人電腦的基本輸出入系統(BIOS, basic input/output system)通常儲存在哪一種元件中? (A)RAM (B)ROM (C)硬碟 (D)開機磁片或光碟。[94護理]
BIOS通常儲存於ROM中。
【A】24.下列有關CPU的敘述,何者正確? (A)MBR為記憶器緩衝暫存器,為存取記憶體時的資料緩衝區 (B)IP為指令指標暫存器,用來存放目前執行中的指令位址 (C)ALU為算術邏輯單元,副程式呼叫時常用來存放返回位址 (D)DS為資料區段暫存器,直接與運算元有效位址相加得到實際位址。[95電子]
【B】25.一般而言,CPU的指令執行有四個步驟:執行指令(Instruction Execute)、儲存結果(Store Result)、指令解碼(Instruction Decode)與擷取指令(Instruction Fetch),則有關其執行步驟,下列何者正確? (A)指令解碼→擷取指令→執行指令→儲存結果 (B)擷取指令→指令解碼→執行指令→儲存結果 (C)執行指令→指令解碼→擷取指令→儲存結果 (D)擷取指令→指令解碼→儲存結果→執行指令。[95電機]
指令週期為擷取→解碼→執行→儲存。
【A】26.下列何種技術,允許CPU在前一個指令尚未完成前,就開始處理下一個指令? (A)管線技術(pipelining) (B)複雜指令集技術(CISC) (C)平行處理技術(parallel processing)
(D)精簡指令集技術(RISC)。[95管理]
【D】27.下列何者可分擔部分CPU的浮點計算工作,以提高系統的處理速度? (A)磁碟控制器(disk controller) (B)前端處理器(front-end processor)
(C)快取記憶體控制器(cache controller) (D)協同處理機(coprocessor)。[95管理]
專門用來進行浮點計算工作的處理器是協同處理機。
【B】28.假設一部時脈速度為1000MHz(Mega Hertz)的電腦且CPI(clock cycle per
instruction)為5,則此部電腦的MIPS(million instructions per
second)為 (A)100 (B)200 (C)1000
(D)5000。[95管理]
CPI = 5(每5個時脈可以完成1個指令),故每秒可以完成
【C】29.高科技奈米(nano-meter)技術已被應用在一些資訊產品上,請問「奈米」是指下列哪一項? (A)10
n(奈) = 10-9
【B】30.下列何種元件具有調整CPU與I/O周邊設備間速度的差別,以提高電腦系統的效能? (A)軟碟機(floppy) (B)緩衝器(fuffer) (C)數據機(modem) (D)唯讀記憶體(ROM)。[95護理]
快取記憶體(Cache Memory):主要的功能就是CPU(高速存取裝置)和DRAM(慢速存取裝置)間的緩衝區,以平衡兩者速度的不協調。
【D】31.假設某CPU之處理速度為600MIPS(Million Instructions Per
Second),且執行一個指令平均花費4個時脈週期(clock
cycle),試問此CPU之最低工作頻率為何?
(A)125MHz (B)600MHz (C)1.3GHz (D)2.4GHz。[96電子]
600MIPS為每秒執行600 × 106個指令,每一個指令平均花費4個時脈週期,則其工作頻率 = 600 × 106 × 4 = 2400 × 106 = 2.4 × 109 =
2.4GHz。
【D】32.皮秒(ps, picosecond)、毫秒(ms, millisecond)、奈秒(ns, nanosecond)、微秒(μs, microsecond)為計算機領域中常用的時間單位,試問它們之間的長短關係為何? (A)1μs>1ms>1ns>1ps (B)1ps>1ms>1μs>1ns (C)1ms>1μs>1ps>1ns (D)1ms>1μs>1ns>1ps。[96電機]
1ms(10-3)>1μs(10-6)>1ns(10-9)>1ps(10-12)
【B】33.除了精簡指令集電腦(RISC, Reduced Instruction Set
Computer)之CPU設計架構外,下列何者是另一種常用的電腦之CPU設計架構? (A)一般指令集電腦(AISC, Average
Instruction Set Computer)之CPU設計架構 (B)複雜指令集電腦(CISC, Complex
Instruction Set Computer)之CPU設計架構 (C)有效指令集電腦(EISC, Effective
Instruction Set Computer)之CPU設計架構 (D)快速指令集電腦(FISC, Fast Instruction
Set Computer)之CPU設計架構。[96電機]
控制電腦動作的指令集合,稱為指令集。但因不同種類的CPU其所使用的指令及解譯指令方式的不同,故可將其分成:複雜指令集(CISC, Complex
Instruction Set Computer)及簡單指令集(RISC, Reduced Instruction Set
Computer)。
【A】34.有關CPU的敘述,下列何者錯誤? (A)電腦內一定是32位元的CPU (B)CPU有暫時儲存資料的功能 (C)電腦的效能與CPU的執行速度有關 (D)電腦內可以有2顆(含)以上的CPU。[97護理]
CPU不一定是32位元,Intel core 2 Duo為64位元CPU。
【C】35.個人電腦開機時會執行基本輸入輸出系統(BIOS),下列何者不是BIOS的功能? (A)顯示CPU規格 (B)測試記憶體大小 (C)提供視窗介面 (D)偵測是否有連接硬碟機。[97護理]
基本輸入輸出系統(BIOS)不提供視窗介面。
【C】36.若個人電腦的插孔顏色符合PC99規格,則麥克風插孔是下列何種顏色? (A)黃色 (B)淺藍色 (C)粉紅色 (D)青綠色。[97護理]
【D】37.下列有關CPU執行中斷的敘述,何者有誤? (A)CPU會暫停目前的程式進行 (B)CPU會將旗標狀態推入堆疊 (C)CPU會將程式計數器的內容推入堆疊 (D)CPU會對中斷服務程式(ISR)進行變數參數傳入的動作。[98電子]
【B】38.下列何者最不適合用來描述精簡指令集電腦(RISC, Reduced
Instruction Set Computer)與複雜指令集電腦(CISC, Complex Instruction Set
Computer)的CPU架構比較? (A)RISC指令較簡單 (B)RISC指令執行速度較慢 (C)通常RISC電路設計成本較低 (D)RISC執行所需指令週期較短。[98電機]
【D】39.10毫秒(millisecond)相當於多少奈秒(nanosecond)? (A)10-7 (B)10-5
(C)105 (D)107。[98管理]
10ms = 10 × 10-3s = 10-2s = 107ns
【B】40.有關個人電腦的敘述,下列何者正確? (A)電腦主機上的平行埠又稱為COM Port (B)電腦開機時的自我測試稱為POST (C)主機板上IDE介面可用來連接鍵盤 (D)DV拍攝的檔案可直接透過DVI介面輸入電腦。[98護理]
【C】41.下列何者能描述「雙核心」CPU的概念? (A)把工作頻率加倍 (B)將介面接腳數加倍 (C)有各自獨立的算術邏輯單元 (D)將外部的資料匯流排加倍。[98護理]
【D】42.下列何種電路不包含在中央處理器(CPU)的基本結構中? (A)算術、邏輯運算電路 (B)控制電路(control unit) (C)暫存器電路 (D)光藕合電路。[99電子]
【B】43.下列何者用於記錄CPU工作進行時的各種狀態? (A)程式記數器 (B)狀態(旗標)暫存器 (C)堆疊器 (D)累加器。[99電子]
【A】44.下列何者負責記錄程式進行時下一指令所在的記憶體位址? (A)程式計數器 (B)記憶體位址暫存器 (C)記憶體緩衝暫存器 (D)指令暫存器。[99電子]
【D】45.暫存器的內容為(03H),向左旋轉兩位後(不經過進位旗標),內容為何? (A)(04H) (B)(06H)
(C)(08H) (D)(0CH)。[99電子]
【C】46.微處理器使用重複的機械週期(Machine Cycles)來執行程式記憶體中的指令,下列何者為正確之機械週期執行順序? (A)解碼(Decode)→執行(Execute)→提取(Fetch) (B)提取(Fetch)→執行(Execute)→解碼(Decode) (C)提取(Fetch)→解碼(Decode)→執行(Execute) (D)解碼(Decode)→提取(Fetch)→執行(Execute)。[100電子]
【B】47.下列暫存器中,何者之儲存內容指向下一個要執行指令的位址? (A)Stack Pointer(SP)
(B)Program Counter(PC) (C)Accumulator(Acc) (D)Instruction Register(IR)。[100電子]
【B】48.關於精簡指令集微處理器(RISC CPU)以及複雜指令集微處理器(CISC CPU)之敘述,下列何者不正確? (A)一般而言,RISC CPU之定址模式遠比CISC CPU之定址模式少 (B)RISC CPU之指令編碼長度不固定,導致解碼器之設計複雜 (C)對於CISC CPU而言,不同的指令,需要不同的時脈週期來完成 (D)相較於RISC CPU,CISC CPU在實作管線化資料路徑時有較高的設計困難度。[100電子]
【A】49.使用800MHz系統之匯流排的CPU,其資料寬度為64位元,則其傳輸的資料頻寬為何? (A)6.4GB/sec
(B)12.8GB/sec (C)25.6GB/sec (D)51.2GB/sec。[100電機]
800MHz × 64bits = 51,200Mbits/sec = 6,400MBytes/sec≒6.4GB/sec
【A】50.電腦為了有更好的執行能力,採用支援多CPU的主機板,稱為多處理器系統(Multiprocessor System),也被稱為下列何種系統? (A)平行系統(Parallel System) (B)分散式系統(Distributed System) (C)叢集系統(Clustered System) (D)即時系統(Real-time System)。[100電機]
沒有留言:
張貼留言
注意:只有此網誌的成員可以留言。